(1)建立系统模型。通过可编程逻辑门阵列FPGA来产生频率步进雷达工作的控制信号,然后给锁相环芯片分频数据控制频综的工作。频综具有三路频率合成信号输出,并且设计中所有的控制信号都来自于同一晶振,使得频率综合器所发出的所有信号都是同步的,这有效解决了频率步进雷达信号同步的问题,所以,凭借这些建立频率合成器模型。

    (2)完成锁相环频率综合器参数选取及及程序编写。利用VHDL语言,完成频率步进雷达时序控制信号程序的编写和分频数据程序的编写工作。

    (3)实际实验设计。根据实际系统的性能要求做出一个频率综合器时序控制设计。测试各类相关性能指标,验证理论设计方法和仿真设计方法

上一篇:介质谐振器振荡器并仿真优化设计
下一篇:LTCC微型VHF带通滤波器的研究

HFSS频率选择表面的设计仿真与分析

基于Virtex-5FPGA的图像处理系统研究

HFSS法拉第笼对频率选择表面性能的影响

FPGA实现以太网MAC控制器数据发送模块

FPGA二维小波变换设计与实现

FPGA可调FIR滤波器设计与实现

STC89C51单片机多功能数字频率计的设计+电路图

我国风险投资的发展现状问题及对策分析

麦秸秆还田和沼液灌溉对...

互联网教育”变革路径研究进展【7972字】

新課改下小學语文洧效阅...

ASP.net+sqlserver企业设备管理系统设计与开发

老年2型糖尿病患者运动疗...

LiMn1-xFexPO4正极材料合成及充放电性能研究

安康汉江网讯

张洁小说《无字》中的女性意识

网络语言“XX体”研究